逻辑矩阵技术社区
  • 社区首页
  • 论坛版块
  • 问答专区
  • 文档中心
    盘古22K
    盘古50K
    盘古50K实验例程
    盘古100K-MINI
    盘古676系列100Pro+
    RK3568+PG2L50H100H
    泰坦70H
    泰坦390H
    PGX-NANO
    PGX-NANO实验例程
    逻辑派z1
    盘古1/2K
    PGX-MINI_4K
    PGX-LITE_7K
    香芋派开源开发板PG2L25
    盘古EU22K
    盘古EU22K实验例程
    盘古484系列
    盘古50Pro
    盘古100Pro
    其他资料
  • 资料获取
  • 商城
  • 远程硬件
  • 联系我们
发布
发布文章创建话题创建版块发布帖子
    • 登录
      注册
      找回密码
逻辑矩阵技术社区
  • 社区首页
  • 论坛版块
  • 问答专区
  • 文档中心
    盘古22K
    盘古50K
    盘古50K实验例程
    盘古100K-MINI
    盘古676系列100Pro+
    RK3568+PG2L50H100H
    泰坦70H
    泰坦390H
    PGX-NANO
    PGX-NANO实验例程
    逻辑派z1
    盘古1/2K
    PGX-MINI_4K
    PGX-LITE_7K
    香芋派开源开发板PG2L25
    盘古EU22K
    盘古EU22K实验例程
    盘古484系列
    盘古50Pro
    盘古100Pro
    其他资料
  • 资料获取
  • 商城
  • 远程硬件
  • 联系我们
登录
注册
找回密码
  • 关注
  • 综合
  • 版块
  • 热门
  • 精华
  • 问答
  • 投票
  • 最新回复
  • 最高评分
  • 栏目

小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布1次阅读
关注私信

【verilog每日一练】第十二练:变量位宽的选取

题目:定义一个reg型变量a,a的最大值为2000,则a的最小位宽需定义为多少
答案:reg [10:0]a;解析:在verilog中位宽指二进制数的位宽,十进制的2000转成二进制为:111 1101 0000,所以变量a最小位宽为11。通常在代码上会为变量再预留一部分位宽避免溢出,若数...
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布1次阅读
关注私信

【verilog每日一练】第十三练:计数器计时

题目:已知外部输入时钟信号clk为50MHz,请用verilog实现计数器的计时1秒钟,每间隔1秒输出一个clk时钟周期的脉冲信号flag,参考...
【verilog每日一练】第十三练:计数器计时-逻辑矩阵技术社区【verilog每日一练】第十三练:计数器计时-逻辑矩阵技术社区【verilog每日一练】第十三练:计数器计时-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第十四练:寄存器“打一拍”

题目:请用verilog实现寄存器“打一拍”,将信号延时1个时钟周期,默认signal与clk信号同步,参考波形如下:
答案:
解析:“打...
【verilog每日一练】第十四练:寄存器“打一拍”-逻辑矩阵技术社区【verilog每日一练】第十四练:寄存器“打一拍”-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布1次阅读
关注私信

【verilog每日一练】第十五练:识别信号边沿

题目:请用verilog实现signal信号上升沿的识别,每识别到上升沿将flag信号拉高1个时钟周期
答案:
解析:signal信号经过“打一拍...
【verilog每日一练】第十五练:识别信号边沿-逻辑矩阵技术社区【verilog每日一练】第十五练:识别信号边沿-逻辑矩阵技术社区【verilog每日一练】第十五练:识别信号边沿-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第十六练:reg型存储器声明(二维数组)

题目:声明一个位宽为8,深度为32的二维数组变量ram
答案:reg [7:0]ram[31:0];解析:reg [wordsize : 0] array_name [arraysize : 0];wordsize表示位宽,arraysize表示深度
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第十七练:reg型存储器应用(二维数组)

题目:用verilog将变量ram_in的数值赋值给ram的arraysize为1的单元
答案:
解析:arraysize表示深度,此处ram也可理解为32个...
【verilog每日一练】第十七练:reg型存储器应用(二维数组)-逻辑矩阵技术社区【verilog每日一练】第十七练:reg型存储器应用(二维数组)-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第十八练:generate-for语句的使用

题目:若信号test_in[7:0]表示8bit测试信号,需定义8个计数器对每1bit输入信号进行计数,若其中1bit测试信号为高电平,则对应的...
【verilog每日一练】第十八练:generate-for语句的使用-逻辑矩阵技术社区【verilog每日一练】第十八练:generate-for语句的使用-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第十九练:变量命名原则

题目:以下变量名定义不正确的是:
A、clk B、8counter C、_net D、bus_A
答案:B解析:verilog变量的命名由字母、下划线和数字三种字符构成,并且以英文字母或下划线开始,不能数字开始,且不能与关键字一致
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第二十练:case语句的使用

题目:用case语句实现8段数码管对应数字显示的控制,4bit的dig信号表示应显示的数字(0~9),8bit的seg信号表示数码管8段led的控...
【verilog每日一练】第二十练:case语句的使用-逻辑矩阵技术社区【verilog每日一练】第二十练:case语句的使用-逻辑矩阵技术社区【verilog每日一练】第二十练:case语句的使用-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布4次阅读
关注私信

【verilog每日一练】第二十一练:parameter声明常量

题目:时钟频率是中代码计时计数器的重要参数,为提高代码的可读性及移植性,可通过一个参数定义时钟频率参数,请用parameter定...
【verilog每日一练】第二十一练:parameter声明常量-逻辑矩阵技术社区【verilog每日一练】第二十一练:parameter声明常量-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第二十二练:参数传递

题目:基于上一题目模块中定义的parameter参数,在例化该模块时实现参数传递
答案:
解析:通过模块例化可实现参数传递,若模...
【verilog每日一练】第二十二练:参数传递-逻辑矩阵技术社区【verilog每日一练】第二十二练:参数传递-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
38天前发布2次阅读
关注私信

【verilog每日一练】第二十三练:条件编译的使用

题目:请用verilog实现时钟频率的参数CLK_FRE在仿真的条件下数值为500,在实际条件下数值为50_000_000
答案:
解析:在编译工...
【verilog每日一练】第二十三练:条件编译的使用-逻辑矩阵技术社区【verilog每日一练】第二十三练:条件编译的使用-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布5次阅读
关注私信

【verilog每日一练】第二十四练:变量位宽截取语法

题目:使用变量[起始地址 +: 数据位宽],变量[结束地址 -: 数据位宽] 的语法截取变量部分的位宽,如以下代码:
请写出以下位宽截...
【verilog每日一练】第二十四练:变量位宽截取语法-逻辑矩阵技术社区【verilog每日一练】第二十四练:变量位宽截取语法-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布5次阅读
关注私信

【verilog每日一练】第二十五练:function的使用

题目:用function实现a,b,c三个输入数据取最大值
答案:
解析: function函数定义语法如下:
若需使用参考答案中的函数,参考...
【verilog每日一练】第二十五练:function的使用-逻辑矩阵技术社区【verilog每日一练】第二十五练:function的使用-逻辑矩阵技术社区【verilog每日一练】第二十五练:function的使用-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布6次阅读
关注私信

【verilog每日一练】第二十七练:Testbench的仿真时间单位和仿真精度

题目:请用timescale定义仿真时间单位和仿真精度,并实现仿真开始前20ns的reset信号为1,20ns之后reset信号一直为0
答案:
解析...
【verilog每日一练】第二十七练:Testbench的仿真时间单位和仿真精度-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布7次阅读
关注私信

【verilog每日一练】第二十八练:Testbench的时钟信号的产生

题目:请结合timescale定义和#的语法,生成周期为20ns的时钟信号clk
答案:
方法一:
方法二:
【verilog每日一练】第二十八练:Testbench的时钟信号的产生-逻辑矩阵技术社区【verilog每日一练】第二十八练:Testbench的时钟信号的产生-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布4次阅读
关注私信

【verilog每日一练】第二十九练:testbench编写基本结构

题目:根据如下模块,编写对应的testbench文件
答案:
解析:testbench基本结构:1.仿真时间单位/时间精度       `timescale...
【verilog每日一练】第二十九练:testbench编写基本结构-逻辑矩阵技术社区【verilog每日一练】第二十九练:testbench编写基本结构-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布5次阅读
关注私信

【verilog每日一练】第三十练:repeat(n)@(posedge clk)和“#”控制仿真信号延时的区别

题目:请描述以下两种方法产生的信号有何区别
答案:
“#”是按仿真时间单位来控制rst_n信号的变化;repeat(n)@(posedge clk)是...
【verilog每日一练】第三十练:repeat(n)@(posedge clk)和“#”控制仿真信号延时的区别-逻辑矩阵技术社区【verilog每日一练】第三十练:repeat(n)@(posedge clk)和“#”控制仿真信号延时的区别-逻辑矩阵技术社区【verilog每日一练】第三十练:repeat(n)@(posedge clk)和“#”控制仿真信号延时的区别-逻辑矩阵技术社区【verilog每日一练】第三十练:repeat(n)@(posedge clk)和“#”控制仿真信号延时的区别-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前更新20次阅读
关注私信

提问【开发板常见问题】时钟信号从非时钟管脚输入出现报错

时钟信号从非时钟管脚输入出现报错
解决方法:物理约束增加PAP_CLOCK_DEDICATED_ROUTE属性约束
在用户在做 IO 约束的过程中,如 ...
【开发板常见问题】时钟信号从非时钟管脚输入出现报错-逻辑矩阵技术社区【开发板常见问题】时钟信号从非时钟管脚输入出现报错-逻辑矩阵技术社区
FPGA初学者园地
评分
回复分享
小眼睛FPGA的头像-逻辑矩阵技术社区
小眼睛FPGA徽章-初出茅庐-逻辑矩阵技术社区等级-LV10-逻辑矩阵技术社区
37天前发布9次阅读
关注私信

提问【开发板常见问题】HDMI环路例程显示问题排查思路

HDMI环路例程显示问题排查思路:
显示器是否使用VGA转接头,转接头不支持
HDMI输入接口连接信号源后再启动程序配置HDMI芯片
MS7200和MS7210是否配置成功(led_int)
FPGA初学者园地
评分
回复分享
上一页1…3456下一页

  • 热门推荐

links的头像-逻辑矩阵技术社区

links徽章-初出茅庐-逻辑矩阵技术社区8天前0

重新下载安装包换个路径试试
fran的头像-逻辑矩阵技术社区

fran10天前0

[图片] 你好为什么这个虚拟网卡下载失败啊
links的头像-逻辑矩阵技术社区

links徽章-初出茅庐-逻辑矩阵技术社区19天前0

问题描述不够清晰,pllclk作用在什么地方,当前情况下是否你现在的 clk_ibuf 被放在了普通 IO
小文同学的头像-逻辑矩阵技术社区

小文同学24天前0

求助,我这边按照这个步骤上板验证,步骤5之后掉电重启会回退到黄金位流;而在步骤5之后上位机再发送打开开关使能命令,掉电重启跑的才是应用位流,这是什么原因呢
国家特级不保护废物的头像-逻辑矩阵技术社区

国家特级不保护废物徽章-初出茅庐-逻辑矩阵技术社区3个月前0

【课堂讨论】经验分享:JTAG频率与连接排查记录:先验证最小化路径,再扩展到完整方案。
Turing的头像-逻辑矩阵技术社区

Turing3个月前0

【课堂讨论】经验分享:FFT_IP仿真异常综合排查:先验证最小化路径,再扩展到完整方案。
links的头像-逻辑矩阵技术社区

links徽章-初出茅庐-逻辑矩阵技术社区3个月前0

【课堂讨论】经验分享:显示屏RGB格式与时钟对齐笔记:先验证最小化路径,再扩展到完整方案。
realnewcomer的头像-逻辑矩阵技术社区

realnewcomer3个月前0

【课堂讨论】经验分享:ADDA引脚与FPGA约束实操:先验证最小化路径,再扩展到完整方案。
  • 逻辑矩阵技术社区

    逻辑矩阵技术社区

    逻辑矩阵技术社区是硬核工程师的聚集地,聚焦ARM、FPGA、SOPC与AI算力,覆盖从芯片到系统的全链路技术,共创未来。
  • 友链申请 免责声明 广告合作 关于我们

    Copyright © 2025 ·  粤ICP备2022019881号-2
  • 扫码加微信-逻辑矩阵技术社区

    扫码加微信

    扫码入群-逻辑矩阵技术社区

    扫码入群
发布文章创建话题创建版块发布帖子
扫码添加微信-逻辑矩阵技术社区
在手机上浏览此页面

登录
没有账号?立即注册
手机号或邮箱
验证码
账号密码登录
用户名/手机号/邮箱
登录密码
找回密码 | 免密登录
注册
已有账号,立即登录
设置用户名
手机号或邮箱
验证码
设置密码